Emploi
J'estime mon salaire
Mon CV
Mes offres
Mes alertes
Se connecter
Trouver un emploi
TYPE DE CONTRAT
Emploi CDI/CDD
Missions d'intérim Offres d'alternance
Astuces emploi Fiches entreprises Fiches métiers
Rechercher

Alternance-environnement de vérification uvm pour asic/fpga/soc f/h

Vallauris
Alternance
Elsys Design
Publiée le 11 juin
Description de l'offre

Offer description

Pour faire face au défi que constitue la vérification d’ASIC/SoC toujours plus complexes, l’industrie du semi-conducteur converge vers l’adoption universelle d’une méthodologie de vérification baptisée UVM.

Cette méthodologie favorise la modularité, la réutilisabilité et l’extensibilité. Elle se base sur des techniques résumées sous les termes de « programmation orientée objet », « Self-Checking Verification Environment », « Constraint Random Tests» et « Coverage/Metric Driven Verification ».

Lors de votre alternance, vos principales missions seront donc les suivantes :

1. Etudier et comprendre le langage SystemVerilog et la méthodologie UVM
2. Mise en place de l'environnement de simulation UVM permettant de se connecter au Design Under Test via des interfaces.
3. Mise en place du modèle de vérification du DUT.
4. Mise en place de tests aléatoires contraints et du modèle de couvertures du DUT. (functional coverage / code coverage)
5. La vérification a l'avantage d'associer les domaines du développement software et hardware.

En plus d'acquérir une bonne maîtrise de la programmation objet basée sur la bibliothèque UVM, cette alternance vous permettra de développer une vision globale de la réalisation d'un système hardware et en particulier une bonne connaissance des erreurs classiques en design.

Required profile

Vous rentrez en dernière année de cycle ingénieur en option Micro-Electronique, et vous avez déjà des connaissances acquises en cours ou en TP sur les langages VHDL / Verilog / SystemVerilog, C/C++.

Vous avez aussi des bases solides en simulations / testbench au niveau IP et/ou Top Level.

Dynamique, passionné(e) et motivé(e), vous êtes en quête de défis techniques.

L'alternance se déroulera dans nos locaux de Sophia Antipolis et aura une durée minimale de 12 mois.

Postuler
Créer une alerte
Alerte activée
Sauvegardée
Sauvegarder
Offre similaire
Alternance-5a-design rtl autour d'une ip risc-v pour asic - fpga - soc h/f
Vallauris
Alternance
Elsys Design
Design
Offre similaire
Alternance-5a-ingénierie d'affaires h/f
Vallauris
Alternance
Elsys Design
Offre similaire
Ingénieur d'affaires f/h
Vallauris
CDI
Alternance
Elsys Design
Ingénieur d'affaires
Voir plus d'offres d'emploi
Estimer mon salaire
JE DÉPOSE MON CV

En cliquant sur "JE DÉPOSE MON CV", vous acceptez nos CGU et déclarez avoir pris connaissance de la politique de protection des données du site jobijoba.com.

Offres similaires
Emploi Vallauris
Emploi Alpes-Maritimes
Emploi Provence-Alpes-Côte d'Azur
Intérim Vallauris
Intérim Alpes-Maritimes
Intérim Provence-Alpes-Côte d'Azur
Accueil > Emploi > ALTERNANCE-Environnement de vérification UVM pour ASIC/FPGA/SOC F/H

Jobijoba

  • Conseils emploi
  • Avis Entreprise

Trouvez des offres

  • Emplois par métier
  • Emplois par secteur
  • Emplois par société
  • Emplois par localité
  • Emplois par mots clés
  • Missions Intérim
  • Emploi Alternance

Contact / Partenariats

  • Contactez-nous
  • Publiez vos offres sur Jobijoba
  • Programme d'affiliation

Suivez Jobijoba sur  Linkedin

Mentions légales - Conditions générales d'utilisation - Politique de confidentialité - Gérer mes cookies

© 2025 Jobijoba - Tous Droits Réservés

Les informations recueillies dans ce formulaire font l’objet d’un traitement informatique destiné à Jobijoba SA. Conformément à la loi « informatique et libertés » du 6 janvier 1978 modifiée, vous disposez d’un droit d’accès et de rectification aux informations qui vous concernent. Vous pouvez également, pour des motifs légitimes, vous opposer au traitement des données vous concernant. Pour en savoir plus, consultez vos droits sur le site de la CNIL.

Postuler
Créer une alerte
Alerte activée
Sauvegardée
Sauvegarder