Afin de répondre aux enjeux des systèmes embarqués critiques, de plus en plus de cartes électroniques possèdent des puces System-On-Chip combinant des processeurs, des FPGA, des contrôleurs de périphériques...
Ces puces permettent d'implémenter des fonctionnalités embarquées optimisées mais également plus complexes et dépendantes de chaque technologie.
Dans ce contexte, le CNES souhaite développer un calculateur accompagné d'IPs FPGA et de librairies logicielles, robuste et commune à toutes les technologies de SystemOnChip.
Vous participerez à la réalisation d'un banc nommé "PUMA" et votre activité portera sur des développements FPGA, Traitement numérique du signal, logiciel embarqué dans des SystemOnChip de familles différentes ainsi que le développement de moyens de validation associés.
Ce stage vous permettra de développer vos compétences d'architecture SytemOnChip sur des technologies différentes, de TNS, de VHDL, de logiciel embarqué temps réel ainsi que de l'environnement linux et projet (jira, gitlab...).
Pendant le stage, vous serez en étroite collaboration avec des experts du CNES dans les différents métiers du spatial (logiciel de vol, avionique, système...)
Le stage pourrait débuter en Mars 2026.
En cliquant sur "JE DÉPOSE MON CV", vous acceptez nos CGU et déclarez avoir pris connaissance de la politique de protection des données du site jobijoba.com.