Notre entreprise permet aux équipes d'ingénierie et de conception des marques les plus transformatrices du monde de connecter et d'intégrer les systèmes sur puce (SoC) d'aujourd'hui qui alimentent l'innovation moderne.
Si vous avez tenu un smartphone, conduit une voiture électronique ou allumé une télévision intelligente, vous avez été en contact avec ce que nous faisons chez Arteris. Ici, l'avenir est littéralement entre vos mains - et quand ce n'est pas le cas, il y a de fortes chances qu'il soit survolé par un drone, un satellite ou dans le cloud d'un centre de données !
Votre rôte consistera à assurer la vérification d'une IP hautement configurable, notamment par :
Responsabilités Principales :
- Définition, documentation, développement et exécution de test/couverture de vérification RTL pour des IPs extrêmement paramétrés en langage Python et C++, capable de fonctionner sur n'importe quel simulateur RTL disponible (Cadence, Synopsys, etc.).
- Maintenir et améliorer le flux de vérification, améliorer les métriques et augmenter l'automatisation.
- Implémenter les composants de vérification tels que les BFM ou les moniteurs utilisés dans les bancs de test de vérification.
Expériences et Qualifications requises:
- Au moins 4 ans d'expérience dans l'industrie en tant qu'ingénieur de vérification.
- Compréhension de la conception RTL de matériel et des langages de vérification (VHDL, Verilog, SystemC, C++, Python, SystemVerilog).
- Forte expérience dans l'utilisation et le développement de méthodes et d'infrastructures de vérification (VIPs, UVM, bancs de test, outils EDA).
- Une expérience dans la méthodologie de vérification des preuves formelles est un plus
- Scripting Shell
- Connaissance de la technologie d'interconnexion est un plus
- Compréhension des protocoles de communication Hardware (AMBA, OCP, autres) À propos d'Arteris :
En cliquant sur "JE DÉPOSE MON CV", vous acceptez nos CGU et déclarez avoir pris connaissance de la politique de protection des données du site jobijoba.com.