Objectif du projet
Réaliser le portage d'un ASIC d'une technologie de fabrication à une autre, nécessitant un redesign de l'ASIC.
Principaux objectifs du poste
1. Définition, spécification et architecture de l’ASIC (fonctionnelle et testabilité)
2. Description des modules à réaliser
3. Implémentation RTL (Verilog) de ces blocs
4. Vérification virtuelle unitaire des modules
5. Intégration top level
6. Design du circuit jusqu’au GDSII (synthèse, STA, P&R, vérification d’équivalence et de règles, génération de patterns ATPG)
7. Expérience en conception d'ASICs digitaux ou FPGA
8. Compétences en codage Verilog, VHDL et/ou SystemVerilog
9. Connaissances en front-end et back-end
10. Conception d'IP et intégration top level
11. Vérification virtuelle de modules
12. Design for Test (DFT), implémentation, simulation et débogage des patterns ATPG
Profil recherché
Ingénieur·e·s motivé·e·s par les défis techniques, souhaitant approfondir leurs compétences en microélectronique. Rejoignez une équipe passionnée où vous pourrez progresser techniquement. N'hésitez pas à candidater !
#J-18808-Ljbffr
En cliquant sur "JE DÉPOSE MON CV", vous acceptez nos CGU et déclarez avoir pris connaissance de la politique de protection des données du site jobijoba.com.