Nous recherchons un ingénieur en microélectronique, justifiant d'une première expérience réussie en vérification au niveau IP ou system (top level) de SoC.
Voici l’ensemble de vos responsabilités :
1. Capacité à rédiger et critiquer des plans de vérification précis et faciles à réutiliser.
2. Expertise avancée dans le développement de code réutilisable et scalable, avec une profonde maîtrise du System Verilog et une compétence avérée en méthodologie UVM.
3. Solide compétence dans la planification exhaustive et l'écriture précise de la couverture fonctionnelle ainsi que la couverture de code (coverage) pour assurer une vérification rigoureuse.
4. Maîtrise avancée des langages de script tels que Python, Perl, Tcl, démontrant la capacité à concevoir des scripts pour automatiser et optimiser les flux de vérification.
5. Familiarité avec les outils de pointe liés au développement de bancs de tests, notamment Siemens, Cadence, Synopsys.
6. Expérience avec les langages C / C++, en rédigeant des tests en C pour renforcer la vérification système.
7. Bonne communication pour échanger avec les membres de l’équipe et les autres métiers (design, DFT, backend).
Profil recherché :
Ingénieur en micro-électronique avec une expérience significative en vérification RTL utilisant la méthodologie UVM.
Compétences complémentaires :
* Maîtrise de la vérification de System-on-Chip (SoC) avec UVM.
* Conception et implémentation de tests en C, illustrant une polyvalence technique.
* Utilisation avancée de VHDL, Verilog / SystemVerilog, C embarqué, Specman.
* Capacité à aborder la vérification de manière holistique, en adaptant les langages aux besoins spécifiques.
* Aisance en anglais, à l’oral comme à l’écrit, pour une communication efficace dans un contexte international.
#J-18808-Ljbffr
En cliquant sur "JE DÉPOSE MON CV", vous acceptez nos CGU et déclarez avoir pris connaissance de la politique de protection des données du site jobijoba.com.